概要

論理的努力理論を用いた C2MOS D フリップフロップの遅延の最小化

スワルニマ・トリベディ

Future Electronics は、無線周波数分周器、デジタル周波数分周器、アナログ周波数分周器など、電子対抗手段機器、通信システム、実験器具のパフォーマンスを向上させるために使用できるバイナリ カウンターまたは周波数分周器の完全なセレクションを提供しています。D フリップフロップの配置は、周波数分周器を設計する古典的な方法です。デジタル回路では、スケーリングとプロセスの不完全性のために、大きな変動が発生します。そのため、この論文では、伝播遅延の観点から D フリップフロップ回路を取り上げます。課題は、バイナリ カウンターの設計にも使用される論理的努力理論を使用して、D フリップフロップ ブロックの伝播遅延を最小限に抑えることです。

免責事項: この要約は人工知能ツールを使用して翻訳されており、まだレビューまたは確認されていません